Shortening hardware expenditures in matrix adders in «M out of N» code on the base of special alphabets
DOI:
https://doi.org/10.18372/2306-1472.25.1196Abstract
A method of constituting specialized alphabets while using «M out of N» code for representing digital information in computers is proposed. Using such alphabets leads to substantial shortening hardware expenditures while realizing matrix operational units of computing devices.
References
Бурцев В.С. Новые подходы к оценке качества вычислительных средств // Параллелизм вычислительных процессов и развитие архитектуры суперЭВМ. – М.: Нефть и газ, 1997. – С. 28–40.
Брюхович Е.И. О проблеме автоматического контроля в ЭВМ и контролеспособности позиционных счислений // УСиМ. – 1977. – №4. – С. 71–75.
Брюхович Е.И., Гуменюк В.А. Исследование достоверности результатов вычислений при представлении чисел в ЭВМ «M из N» кодом // Техническая диагностика электронных систем: Сб. науч. тр. – К.: Наук. думка, 1982. – 172 с.
Гуменюк В.А., Жуков И.А., Гуменюк А.В. Применение неразделимых кодов «M из N» в высокопроизводительных параллельных вычислительных системах // Пробл. інформа-тизації та управління: Зб. наук. пр. – К.: НАУ, 2004. – Вип. 3(14). – С. 256–263.
Жуков І.А., Гуменюк В.О. Представлення двійкової інформації парафазним кодом у високопродуктивних паралельних обчислювальних системах // Вісн. НАУ. – 2005. – №1. – С. 13–18.