Організація конвеєрних обчислювальних пристроїв на базі VHDL - технології

Автор(и)

  • В. И. Опанасєнко Институт кибернетики им. В. М. Глушкова НАН Украины
  • А. Н. Лисовый Институт кибернетики им. В. М. Глушкова НАН Украины

DOI:

https://doi.org/10.18372/2073-4751.2.11587

Анотація

Запропоновано структурну реалізацію 32-розрядних модулів додавання з плаваючою точкою, що відповідає стандарту ІЕЕЕ-754, в елементному базисі ПЛІС типу FPGA фірми Хіііпх, який виконано шляхом поведінкового опису алгоритму мовою VHDL. Реалізовано перевірку функціонування модулів додавання методом моделювання в системі ModelS іш Хііінх Edition - МХЕII за допомогою перевірочного стенда

Біографія автора

В. И. Опанасєнко, Институт кибернетики им. В. М. Глушкова НАН Украины

канд. хехн. наук

Посилання

Hollash S. IEEE Standard 754 Floating Point Numbers / S. Hollash/ Available at htpp:// IEEE / IEEE Standard 754 Floating- Point.htm.

Available at http://xilinx.com

Коуги П. M. Архитектура конвейерных ЭВМ: Пер. с англ. — М.: Радио и связь, 1985. - 360 с.

Воеводин В.В. Математическая модель конвейерных вычислений // Конвейеризация вычислений: Сб. научных трудов Научного совета по проблеме "Кибернетика": - Москва, 1986. - С. 36- 62.

Семенец В.В., Хаханова И.В., Каханов В. И. Проектирование цифровых систем с использованием языка VHDL. - Харьков: ХНУРЕ, 2003. - 492 с.

##submission.downloads##

Номер

Розділ

Статті