Мікро- та наносхеми з конфігуровною логікою
DOI:
https://doi.org/10.18372/1990-5548.77.18003Ключові слова:
конфігуровані логічні структури, мікро- та наносхеми, логічні функції, автоматизоване проектування, мультиплексориАнотація
У роботі розглянуто суперечливі проблеми із запровадженням спеціалізованих і водночас універсальних великих інтегральних схем, які з’ясовується на початкових етапах автоматизованого ієрархічного проектування. Для підвищення ефективності систем автоматизованого проектування в статті створені універсальні мікро- та наносхеми з конфігурованою логікою. У статті наведено ефективні методи програмування мультиплексорних мікро- та наносхем з конфігурованою логікою для реалізації функцій булевої та мажоритарної логіки. Отримані результати використовуються для конфігурування мультиплексорних функціональних блоків. За допомогою сучасних систем автоматизованого проектування виконано співставне моделювання логічних мікро- та наносхем з конфігурованою логікою, яке довело адекватність їх функціонування, переваги частотних і недоліки температурних характеристик наномультиплексорних схем.
Посилання
N. I. Pakulov, Majoritary principle of reliable devices, Moscow, 1974, 174 p. [in Russian].
P. P. Chu, FPGA prototyping by VHDL examples Xilinx SpartanTM-3 Version. WILEY & SONS. 2008, 528 p. https://doi.org/10.1002/9780470231630
Etienne Sicard, Sonia Delmas Bendhia, Advanced CMOS cell design. Company McGraw-Hill. 2007, 385 p.
S. Roy, Advanced Digital System Design: FPGA and ASIC Implementation. Ane Books. 2021, 418 p.
O. S. Melnyk and I. I. Yurchyk, “Nanodevices with Programmable Logic,” Electronics and control systems, vol. 4, no. 62, pp. 47–52, 2019. https://doi.org/10.18372/1990-5548.62.14383
D. Harris and S. Harris, Digital Design and Computer Architecture, Arm Edition. San Francisco, CA: Morgan Kaufmann, 2015, 307 p. https://doi.org/10.1016/B978-0-12-800056-4.00006-6
S. Kilts, Advanced FPGA Design: Architecture, Implementation, and Optimization. Wiley, 2016, 537 p.
Ian Grout, Digital systems design with FPGAs and CPLDs. Library of Congress Cataloging-in-Publication Data, 2008, 763 p.
Micro-Cap 11 Full CD Version 11.2.0.3. Режим доступу: https://archive.org/details/micro-cap-11-full-cd-version-11.2.0.3
C. S. Lent and P. D. Tougaw, “A Device architecture for computing with quantum dots,” Proc. of the IEEE, vol. 5, no. 5, 1997, pp. 541–557. https://doi.org/10.1109/5.573740.
O. S. Melnyk, V. O. Kozarevich, and R. I. Pylypenko, “Computer design of arithmetic nanodevices,” Herald of the National Technical University "KhPI". Series: Mathematical modeling in engineering and technology, no. 39, pp. 126–134, 2014. Access mode: http://nbuv.gov.ua/UJRN/vcpimm_2014_39_14. [in Ukraine].
K. Walus, “QCADesiner: A Rapid Design and Simulation Tool for Quantum-Dot Cellular Automata,” Journal of Nanotehnoogy and applied, vol. 2, no. 1, рр. 1–7, 2008.
##submission.downloads##
Опубліковано
Номер
Розділ
Ліцензія
Authors who publish with this journal agree to the following terms:
Authors retain copyright and grant the journal right of first publication with the work simultaneously licensed under a Creative Commons Attribution License that allows others to share the work with an acknowledgement of the work's authorship and initial publication in this journal.
Authors are able to enter into separate, additional contractual arrangements for the non-exclusive distribution of the journal's published version of the work (e.g., post it to an institutional repository or publish it in a book), with an acknowledgement of its initial publication in this journal.
Authors are permitted and encouraged to post their work online (e.g., in institutional repositories or on their website) prior to and during the submission process, as it can lead to productive exchanges, as well as earlier and greater citation of published work (See The Effect of Open Access).