Implementing circuit of moore fsm with two sourses of codes

Authors

  • А. А. Баркалов Зеленогурский университет
  • Я. Е. Визор Институт кибернетики им. В.М. Глушкова НАН Украины
  • А. С. Матвиенко Институт кибернетики им. В.М. Глушкова НАН Украины
  • Г. Базыдло Зеленогурский университет
  • Л. А. Титаренко Зеленогурский университет

DOI:

https://doi.org/10.18372/2073-4751.3.7722

Keywords:

микропрограммный автомат Мура, FPGA, LUT, EMB, синтез

Abstract

The method is proposed for reducing the number of LUT elements in the circuit of Moore finite state machine. The method is based on the using two sources of pseudoequivalent states. The special multiplexer executes choice for the source of input memory functions. The system of microoperations is implemented by embedded memory blocks. An example is given for application of the proposed method

Author Biographies

А. А. Баркалов, Зеленогурский университет

д.т.н.

Я. Е. Визор, Институт кибернетики им. В.М. Глушкова НАН Украины

к.т.н.

А. С. Матвиенко, Институт кибернетики им. В.М. Глушкова НАН Украины

н.с.

Г. Базыдло, Зеленогурский университет

доцент

Л. А. Титаренко, Зеленогурский университет

д.т.н.

References

Baranov S. Logic Synthesis for Control Automata. – Dordrecht: Kluwer Academic Publishers, 1994. – 312 p.

DeMicheli G. Synthesis and Optimization of Digital Circuits. – New York: McGraw-Hill, 1994. – 636 p.

Соловьев В.В. Проектирование цифровых схем на основе программируемых логических интегральных схем. – М.: Горячая линия – ТЕЛЕКОМ, 2001. – 636 с.

Skliarova I., Sklyarov V., Sudnitson A. Design of FPGA–based circuits using Hierarchical Finite State Machines. – Tallinn: TUT Press, 2012. – 240 p.

Грушницкий Р.И., Мурсаев А.Х., Угрюмов Е.П. Проектирование систем с использованием микросхем программируемой логики. – СПб: БХВ. – Петербург,

– 608 с.

Sklyarov V., Skliarova I., Barkalov A., Titarenko L. Synthesis and Optimization of FPGA-based Systems. –Berlin: Springer, 2014. – 432 p.

Баркалов А.А. Принципы оптимизации логической схемы микропрограммного автомата Мура // Кибернетика и системный анализ. – 1998, №1. – С. 65-72.

Баркалов А.А., Цололо С.А. Оптимизация схемы автомата Мура в составе системы на кристалле // Радиоэлектроника и информатика. – 2007, №1. – С. 35-39.

Баркалов А.А., Цололо С.А. Оптимизация числа макроячеек PAL в схеме автомата Мура // Управляющие системы и машины. – 2008, №2. – С. 54-59.

Yang S. Logic Synthesis and optimization benchmarks user guide. Microelectronics Center of North Carolina, 1991. – 43 p.

Published

2014-10-07

Issue

Section

Статті